

Universidade Federal de Viçosa - Campus Florestal

Ciência da Computação - 3º Período

# Trabalho Prático de OC1 - 02

Caminho de dados do MIPS

Bruno Marra - 3029 Gustavo Viegas - 3026

**Florestal** 

## 1. Introdução

O trabalho prático foi divido em duas partes. A primeira parte consistia em, a partir de um caminho de dados fornecido na especificação, que se fosse feito a implementação do mesmo, utilizando a linguagem Verilog HDL, após isso também era necessário que fosse gerado o diagrama de ondas para o acompanhamento do caminho desenvolvido.

Para a segunda parte do trabalho, após as alterações necessárias no nosso código escrito em Verilog, usamos uma placa FPGA, onde fizemos a síntese do código e rodamos o mesmo através do hardware solicitado.

## 2. Metodologia

O caminho de dados fornecido na especificação foi a base utilizada para que pudéssemos elaborar nosso código, a Figura 1 mostra esse caminho com os dados necessários.



Figura 1 - Caminho de dados do MIPS

Tendo o caminho de dados em mãos, notamos que cada parte desse caminho deveria ser um módulo, então adotamos um arquivo .v para cada módulo e separamos devidamente o código, tanto para facilitar na identificação quanto para termos um entendimento melhor do processo como um todo. O primeiro módulo que tratamos foi o PC¹ (Program Counter), que consiste num registrador que armazena sempre o endereço da próxima instrução. A Figura 2 exemplifica esse módulo criado em Verilog.

```
module pc (
input wire [31:0] nextAddress,
input clock,
output reg [31:0] readAddress
);
initial begin
readAddress <= 0;
end

always @(posedge clock) begin
readAddress <= nextAddress;
end
end
endmodule</pre>
```

Figura 2 - Módulo PC

A partir disso, criamos então o próximo módulo, o Instruction Memory, que é responsável por guardar as instruções disponíveis para execução. o Módulo criado é exemplificado na Figura 3.

Figura 3 - Módulo instructionMemory

.

<sup>&</sup>lt;sup>1</sup> Referência do PDF: https://www.utdallas.edu/~dodge/EE2310/lec13.pdf

Na leitura do arquivo binário, temos as instruções aceitas pelo programa, onde ele é consultado a cada ciclo de clock. Após lida a instrução, ele segue o caminho seguinte, passando por um MUX de duas entradas simples de 32 bits ou diretamente para o banco de registradores.

Assim que os registradores são coletados, eles são enviados para a ALU, uma ULA responsável por fazer a operação necessária sobre o dado enviado. O resultado que sai da ALU é armazenado na memória de dados, onde o próximo ciclo é acionado. Boa parte das operações tratadas neste TP segue esse caminho.

### 3. Resultados

Para a primeira parte do trabalho, tivemos o resultado a partir do diagrama de ondas gerado, onde pudemos acompanhar a variação dos wires a cada ciclo de clock, bem como o valor de cada módulo. A Figura 4 exemplifica alguns momentos do diagrama de ondas. O diagrama completo pode ser observado por meio do software GTKWave.



Figura 4 - Diagrama de ondas (GTKWave)

Para finalizar o trabalho, usamos uma placa de FPGA, onde fizemos a síntese do nosso caminho de dados. Para ela, algumas variações no código Verilog foram executadas, como a ligação das entradas dos parâmetros e a configuração de um clock que variasse a cada 1 segundo, já que o clock padrão da FPGA é extremamente veloz e não seria possível visualizar os resultados corretamente. A Figura 5 mostra um exemplo de uma dessas placas.



Figura 5 - Exemplo de FPGA

Exibimos no display de 7 segmentos (Figura 6) o resultado da instrução em Hexadecimal, onde podemos acompanhar o caminho de dados em ação e tivemos uma ideia concreta de como ele é implementado.



Figura 6 - Display de 7 segmentos

#### 4. Conclusão

O trabalho mostra o grau de complexidade de uma máquina como o MIPS, visto que foi feita uma implementação relativamente simplificada da máquina, sem o uso de Pipelines ou instruções mais complexas, como Jumps, etc. Logo, podemos observar também na prática como se é dado o caminho de dados efetivamente, resultando numa melhor absorção do conteúdo aprendido em sala, bem como as observações e a prática da linguagem Verilog HDL.

## 5. Referências

Tanenbaum, Andrew S. - **Organização Estruturada de Computadores - 5**<sup>a</sup> **Ed**, Pearson - Addison Wesley; 2006.